Text copied to clipboard!

タイトル

Text copied to clipboard!

IC設計エンジニア

説明

Text copied to clipboard!
私たちは、革新的なIC設計ソリューションを提供するために、経験豊富なIC設計エンジニアを募集しています。IC設計エンジニアは、アナログおよびデジタル回路の設計、検証、レイアウト、テストに関わる重要な役割を担います。最先端の半導体技術を活用し、製品の性能、消費電力、コストを最適化するための設計を行います。 このポジションでは、SoC(System on Chip)やASIC(Application Specific Integrated Circuit)などの複雑なICの設計プロセスに関与し、仕様の策定からテープアウト、量産までの全工程をサポートします。EDAツールを活用して設計を行い、RTL設計、論理合成、タイミング解析、レイアウト設計、DFT(Design for Testability)などの工程を通じて高品質なICを開発します。 また、クロスファンクショナルなチームと連携し、ハードウェア、ソフトウェア、製造部門と協力して製品開発を推進します。技術的な課題に対して柔軟に対応し、品質と納期を両立させるための問題解決能力が求められます。 理想的な候補者は、電気・電子工学の学位を有し、IC設計の実務経験があり、VerilogやVHDLなどのハードウェア記述言語に精通している方です。さらに、業界標準のEDAツール(Cadence、Synopsys、Mentorなど)の使用経験があることが望まれます。 私たちのチームに加わり、次世代の半導体製品を共に創り上げていきましょう。

責任

Text copied to clipboard!
  • ICチップのアーキテクチャ設計と仕様策定
  • RTL設計および論理合成の実施
  • タイミング解析と最適化
  • レイアウト設計および物理検証
  • DFT(テスト容易化設計)の導入
  • 設計検証(シミュレーション、形式検証など)の実施
  • 製造部門との連携によるテープアウト対応
  • 設計ドキュメントの作成と管理
  • クロスファンクショナルチームとの協業
  • 技術的課題の分析と解決

要件

Text copied to clipboard!
  • 電気・電子工学または関連分野の学士号以上
  • IC設計の実務経験(3年以上が望ましい)
  • VerilogまたはVHDLの使用経験
  • EDAツール(Cadence、Synopsysなど)の操作スキル
  • タイミング解析や論理合成の知識
  • チームでの開発経験とコミュニケーション能力
  • 英語の技術文書を理解できる能力
  • 問題解決能力と論理的思考力
  • 高い品質意識と納期遵守の姿勢
  • 新しい技術への学習意欲

潜在的な面接質問

Text copied to clipboard!
  • これまでに設計したICの種類と役割を教えてください。
  • 使用経験のあるEDAツールを教えてください。
  • RTL設計で使用した言語とその経験年数は?
  • タイミング解析の経験について具体的に教えてください。
  • チームでの開発経験はありますか?どのような役割でしたか?
  • DFTの導入経験はありますか?
  • テープアウトに関わった経験はありますか?
  • 問題が発生した際の対処方法を教えてください。
  • 新しい技術をどのように習得していますか?
  • 英語の技術文書を読むことに抵抗はありますか?